新祥旭考研官网欢迎您!


研究生入学试卷五

【新祥旭考研私塾】 / 2014-07-21

 .填空题(每小题3分,共18分)

 
   1.Cache是一种A.___存储器,是为了解决CPU和主存间速度不匹配而采用的一项重要的硬件技术。现发展为B.___体系;C.___分设体系。
 
   2.串联堆栈与存储器堆栈的区别是,前者一般不需要A.___,操作时堆栈的顶部保持不动,数据则B.___,而后者采用C.___的方法。
 
   3.CPU从A.___取出一条指令并执行这条指令的时间和称为指令周期,由于各种指令的操作功能不同,各种指令的指令周期是B.___,但在流水CPU中要求做到C.___。
 
   4.当代流行的标准总线内部结构包含数据传送总线,A.___总线,B.___总线,C.___线。
 
   5.每一种外设都是在自己的A.___控制下进行工作,而A则通过B.___和C.___相连,并受C控制。
 
6.SCSI是A.___I/O接口,IEEE1394是B.___I/O接口,它们是两个最具权威和发展前景的C.___技术。
 
二.(11分)设有浮点数x=2-5×0.0110011,y=23×(-0.1110010),阶码用4位移码表示,尾数(含符号位)用8位补码表示。求[x×y]浮。要求用补码完成尾数乘法运算,运算结果尾数仍保留8位(含符号位),并用尾数之后的4位值处理舍入操作。
 
三.(10分)余3码是8421有权码基础上加(0011)后所得的编码(无权码)。余3码编码的十进制加法规则如下:两个十进制一位数的余3码相加,如结果无进位,则从和数中减去3(加上1101);如结果有进位,则和数中加上3(加0011),即得和数的余3码。请设计余3码编码的十进制加法器单元电路。
 
四.(10分)有一个16K×16位的存储器,由1K×4位的DRAM芯片构成(芯片是64×64结构)。问:
 
 (1)共需要多少RAM芯片?
 
 (2)画出存储体的组成框图。
 
 (3)采用异步刷新方式,如单元刷新间隔不超过2ms,则刷新信号周期是多少?
 
五.(10分)某16位机器所使用的指令格式和寻址方式如下所示,该机有两个20位基址寄存器, 四个16位变址寄存器,十六个16位通用寄存器。指令汇编格式中的S(源), D(目标)都是通用寄存器,M是主存的一个单元,三种指令的操作码分别是MOV(OP) =(A)H      
 
, STA(OP)=(1B)H, LDA(OP)=(3C)H。 MOV是传送指令,STA为写数指令,LDA为读数指令。
 
 
 
 
 
要求(1)分析三种指令的指令格式和寻址方式特点
 
(2)处理机完成哪一种操作所花时间最短?那一种最长?第二种指令的执行时间有时会等于第三种指令的执行时间吗?
 
(3)下列情况下每个十六进制指令字分别代表什么操作?其中有编码不正确时,如何改正才能成为合法指令?
 
  ① (F0F1)H  (3CD2)H   ②  (2856)H  ③ (6FD6)H  ④ (1C2)H 

全方位权威辅导,考研复试效率高

面授一对一
在线一对一
魔鬼集训营
咨询课程 预约登记

以效果为导向    以录取为目标

填写信息获取考研一对一试听名额
姓名:
电话:
报考学校及专业:
北清考研定制 985考研定制 211考研定制 学硕考研定制 专硕考研定制 北京考研私塾
x